Support de cours au format PDF (en anglais) et une version imprimée lors des sessions en présentiel
Cours dispensé via le système de visioconférence Teams (si à distance)
Le formateur répond aux questions des stagiaires en direct pendant la formation et fournit une assistance technique et pédagogique
Au début de chaque demi-journée une période est réservée à une interaction avec les stagiaires pour s'assurer que le cours répond à leurs attentes et l'adapter si nécessaire
Tout ingénieur ou technicien en systèmes embarqués possédant les prérequis ci-dessus.
Les prérequis indiqués ci-dessus sont évalués avant la formation par l'encadrement technique du stagiaire dans son entreprise, ou par le stagiaire lui-même dans le cas exceptionnel d'un stagiaire individuel.
Les progrès des stagiaires sont évalués par des quizz proposés en fin des sections pour vérifier que les stagiaires ont assimilé les points présentés
En fin de formation, une attestation et un certificat attestant que le stagiaire a suivi le cours avec succès.
En cas de problème dû à un manque de prérequis de la part du stagiaire, constaté lors de la formation, une formation différente ou complémentaire lui est proposée, en général pour conforter ses prérequis, en accord avec son responsable en entreprise le cas échéant.
32 kB 2-way set associative data cache, FIFO replacement policy, Store-through policy
512 kB L2 cache, fully inclusive of L1 data caches, MERSI coherency protocol
Cache coherency, MERSI cache line state, cache state transition tables
Branch instructions
The system call communication path between applications and RTOS
Integer load / store instructions
Integer arithmetic and logic instructions
IEEE754 basics
FPU operation : FPSCR register
Float load / store instructions, floating point exceptions
Float arithmetic instructions
The EABI
Code and data sections, small data areas benefits
970FX specific registers
Objectives
Event selection
Configuring the performance monitor bus
Instruction matching and sampling, the 3 stages of eligibility
Exception recognition and priorities
Focus on soft patch and maintenance exceptions
Registers updating according to the exception cause
Requirements to support exception nesting
Precise processing of machine check exceptions
VMX introduction, SIMD processing
Intra vs inter element instructions
VMX registers, VSCR initialization
ANSI C extension to support vector operators, new C types, new castings, vector declaration and initialization
VMX implementation on the PPC970FX
Data streams management
EABI extension to support VMX
Clocking, PLL design
Time Base and decrementer
Frequency and voltage scaling
Additional dynamic power management
Unidirectional point-to-point bus segments, source synchronized transfers
Packet protocols
Snoop response
Pipelined transactions
Power-on procedure
Electrical interface
Pour vous enregistrer ou pour toute information supplémentaire, contactez nous par email à l'adresse info@ac6-formation.com.
Les inscriptions aux sessions de formation sont acceptées jusqu'à une semaine avant le début de la formation. Pour une inscription plus tardive nous consulter
Ce cours peut être dispensé dans notre centre de formation près de Paris ou dans vos locaux, en France ou dans le monde entier. Il peut aussi être dispensé sous forme d'un cours en ligne, animé par un de nos formateurs.
Nos formateurs sont bilingues et assurent le cours en français ou en anglais.
Les sessions inter-entreprises programmées sont ouvertes dès deux inscrits. Sous condition d'un dossier complet, les inscriptions sont acceptées jusqu'à deux jours ouvrés avant le début de la formation (une semaine pour les cours en présentiel).