Support de cours au format PDF (en anglais) et une version imprimée lors des sessions en présentiel
Cours dispensé via le système de visioconférence Teams (si à distance)
Le formateur répond aux questions des stagiaires en direct pendant la formation et fournit une assistance technique et pédagogique
Au début de chaque demi-journée une période est réservée à une interaction avec les stagiaires pour s'assurer que le cours répond à leurs attentes et l'adapter si nécessaire
Tout ingénieur ou technicien en systèmes embarqués possédant les prérequis ci-dessus.
Les prérequis indiqués ci-dessus sont évalués avant la formation par l'encadrement technique du stagiaire dans son entreprise, ou par le stagiaire lui-même dans le cas exceptionnel d'un stagiaire individuel.
Les progrès des stagiaires sont évalués par des quizz proposés en fin des sections pour vérifier que les stagiaires ont assimilé les points présentés
En fin de formation, une attestation et un certificat attestant que le stagiaire a suivi le cours avec succès.
En cas de problème dû à un manque de prérequis de la part du stagiaire, constaté lors de la formation, une formation différente ou complémentaire lui est proposée, en général pour conforter ses prérequis, en accord avec son responsable en entreprise le cas échéant.
Plan du cours
5-bus architecture, organization of a board based on MV6446X
Frequency domains, fast path between CPU and SRAM / SDRAM
Data integrity checking
Internal crossbar
Headers retarget
CPU address space decoding
CPU-to-PCI address remapping
Arbitration, multi-processor operation
Cache coherency
Transaction ordering
Hardware implementation
Functional description, SRAM access arbitration
Write-Through vs CopyBack coherency
ECC protection
Introduction to DDR SDRAM from Jedec specification
Initialization sequence
Page management
Read and write transactions
Transaction ordering
Cache coherency
ECC and read-modify-write transactions
Hardware implementation, SSTL technology
Functional description, transaction queue, read and write data buffers
Connecting 8/16/32 bit devices
Timing parameters
External acknowledgement
Pack / unpack and burst support
PCI bus arbitration
Master operation in PCI and PCI-X mode
Target operation in PCI and PCI-X mode
PCI-to-PCI configuration transactions
Address decoding
Cache coherency
Messaging unit
Pin direction and polarity definition
Interrupt request inputs
Multi Purpose Pin multiplexing
Watchdog timer
Timers / counters
Interrupt controller functional description
Master and slave operation, 7- or 10-bit addressing
Master write sequence, master read sequence
Slave write sequence, slave read sequence
Reset pins and configuration
Serial ROM initialisation
Requirement for an external Central Resource CPLD
IDMA address decoding
Demand mode
Normal mode vs chained mode
Channel activation
State machine : Active, Inactive and Paused states
XOR, CRC and DMA operation modes, format of transfer descriptors
Memory Initialization operation mode
ECC error cleanup operation mode
Address decode windows
Address override capability
Cache coherency
Address decoding
Pinout, connection to MPP logic
Baud Rate Generator
MPSC clocking
SDMA operation
Transmit descriptor format, ring organization
Receive descriptor format, ring organization
HDLC mode, UART mode, Transparent mode
Interface to the PHY
Dedicated DMA
Transmit weighted round-robin arbitration
Backpressure mode
Transmit and receive sequences
Management interface
MIB
Synchronous FIFO interface
DMA operation
Pour vous enregistrer ou pour toute information supplémentaire, contactez nous par email à l'adresse info@ac6-formation.com.
Les inscriptions aux sessions de formation sont acceptées jusqu'à une semaine avant le début de la formation. Pour une inscription plus tardive nous consulter
Ce cours peut être dispensé dans notre centre de formation près de Paris ou dans vos locaux, en France ou dans le monde entier. Il peut aussi être dispensé sous forme d'un cours en ligne, animé par un de nos formateurs.
Nos formateurs sont bilingues et assurent le cours en français ou en anglais.
Les sessions inter-entreprises programmées sont ouvertes dès deux inscrits. Sous condition d'un dossier complet, les inscriptions sont acceptées jusqu'à deux jours ouvrés avant le début de la formation (une semaine pour les cours en présentiel).